国家科技成果网
热门搜索:  激光   高分子   石油   并网   纳米   太阳能光伏
扫描二维码关注国科网

基于芯片内建时钟晶振的智能自校准芯片及自校准方法
成果概况
成果类别: 应用技术 体现形式: 新技术 课题来源: 自选课题
起止时间: 2007.01 至2008.01 研究形式: 独立研究 所处阶段: 初期阶段
成果属性: 原始性创新            
成果简介
     本发明公开了一种基于芯片内建时钟晶振的智能自校准芯片,还公开了基于该芯片的智能自校准方法,将初始确定的应用阵列位数中间数数值作为基准数据存入存储单元中;将基准数据作为暂存数值输入存储单元中,根据暂存数据进行判断是最初的数据、或者是需要校准的情况、或者是已经校准过的情况;对暂存数据输出进行加减操作得到调整数据;根据调整数据调整相应的电阻阵列、电容阵列以及调整后的时钟频率,并将该调整后的时钟频率与基准源时钟频率进行比较,再进行计时计次操作,循环进行,找到最优值,在存储单元中存储时钟频率校准好的最终数据。本发明的自校准方法能将芯片内建时钟晶振的时钟频率误差值控制在更高精度的范围内。
应用前景
主要应用行业: 制造业 知识产权形式: 专利
应用状态: 产业化应用 拟转化方式:
单位概况
完成单位: 西安理工大学
单位地址: 陕西省西安市碑林区金花南路5号
单位电话: 029-82312509;82312218          
联系方式
联系人: 余宁梅 联系人电话: 029-83239700 联系人Email:
Copyright 2001-2020 All Rights Reserved© 国科网 版权所有
国家科技成果信息服务平台 主管单位:科学技术部火炬高技术产业开发中心
京ICP备09035943号-33 京公网安备110401400097
在线客服系统